通过PLL,如何把KOAN晶振4MHz的基准频率倍频到40MHz?
假设VCO先产生一个大概35MHz的频率,经过10倍分频后得到3.5MHz。VCO的输出通过反馈回路输入到相位比较器。比较得知3.5MHz小于4MHz,相位比较器输出一个电压(误差电压)。在经过滤波后,得到VCO的控制电压。锁相环提高到38MHz。经过对比后,依然不足4M(>3.8MHz)。再不断通过负反馈处理,最终得到稳定的精度的时钟频率。